J4 ›› 2011, Vol. 24 ›› Issue (5): 22-25.
王忠民, 赵鑫, 王丰贵, 张延波, 杨传法, 张琳
WANG Zhong-Min, ZHAO Xin, WANG Feng-Gui, ZHANG Yan-Bo, YANG Chuan-Fa, ZHANG Lin
摘要:
利用射极耦合逻辑(ECL)转换速度快、延迟小、可靠性强等特点,提出了一种新颖的数字延迟系统实现方案。现场可编程门阵列(FPGA)输出的LVTTL电平信号作为系统的输入触发信号,经过电平转换传输给8位数字可编程延迟芯片AD9500。AD9500的延迟输出再经过电平转换,以LVTTL电平信号作为系统终端的输出形式。在信号传输过程中,系统采用差分方式,并对传输信号做了端接处理,增强了高速信号的抗干扰性。测试结果显示系统实现了分辨率为100 ps的数字延迟。
中图分类号:
TN79+1
开放获取 本文遵循知识共享-署名-非商业性4.0国际许可协议(CC BY-NC 4.0),允许第三方对本刊发表的论文自由共享(即在任何媒介以任何形式复制、发行原文)、演绎(即修改、转换或以原文为基础进行创作),必须给出适当的署名,提供指向本文许可协议的链接,同时表明是否对原文作了修改,不得将本文用于商业目的。CC BY-NC 4.0许可协议详情请访问 https://creativecommons.org/licenses/by-nc/4.0